WO2023187360 - QUANTUM COMPUTING APPARATUS AND ASSOCIATED METHODS

National phase entry is expected:
Publication Number WO/2023/187360
Publication Date 05.10.2023
International Application No. PCT/GB2023/050801
International Filing Date 28.03.2023
Title **
[English] QUANTUM COMPUTING APPARATUS AND ASSOCIATED METHODS
[French] APPAREIL INFORMATIQUE QUANTIQUE ET PROCÉDÉS ASSOCIÉS
Applicants **
RIVERLANE LTD. 1st Floor St Andrews House 59 St Andrews Street Cambridge CB2 3BZ, GB
Inventors
GHIBAUDI, Marco Riverlane Ltd. 1st Floor St Andrews House 59 St Andrews Street Cambridge CB2 3BZ, GB
Priority Data
17/657,306   30.03.2022   US
front page image
Application details
Total Number of Claims/PCT *
Number of Independent Claims *
Number of Priorities *
Number of Multi-Dependent Claims *
Number of Drawings *
Pages for Publication *
Number of Pages with Drawings *
Pages of Specification *
*
*
International Searching Authority
*
Applicant's Legal Status
*
*
*
*
*
Entry into National Phase under
*
Translation

Recalculate

* The data is based on automatic recognition. Please verify and amend if necessary.

** IP-Coster compiles data from publicly available sources. If this data includes your personal information, you can contact us to request its removal.

Quotation for National Phase entry

Country StagesTotal
China Filing1103
EPO Filing, Examination4633
Japan Filing595
South Korea Filing574
USA Filing, Examination2710
MasterCard Visa

Total: 9615

The term for entry into the National Phase has expired. This quotation is for informational purposes only

Abstract[English] An apparatus for a quantum computer comprising a memory device and a converter block, the memory device comprising: a local command module; and a double-buffer- memory module comprising a plurality of pairs of memory modules, each memory module: coupled to the local command module; and configured to store a respective operation for controlling a qubit of the quantum computer; wherein the local command module is configured to: receive an instruction to provide the operation for the qubit; read the operation from a respective one of the plurality of pairs of memory modules indicated by the instruction; and provide the operation to the converter block; wherein the converter block is configured to receive the operation from the memory device and provide digital output pulses, representative of the operation, to an output interface, the output interface configured to provide the digital output pulses to a digital-to- analogue converter for controlling the qubit to perform the operation.[French] Un appareil pour un ordinateur quantique comprend un dispositif de mémoire et un bloc de convertisseur, le dispositif de mémoire comprenant : un module de commande local; et un module de mémoire tampon double comprenant une pluralité de paires de modules de mémoire, chaque module de mémoire étant couplé au module de commande local; et configuré pour mémoriser une opération respective pour commander un bit quantique de l'ordinateur quantique; le module de commande local étant configuré pour : recevoir une instruction pour fournir l'opération pour le bit quantique; la lecture de l'opération à partir d'une paire respective de la pluralité de paires de modules de mémoire indiqués par l'instruction; et la fourniture de l'opération au bloc de convertisseur; le bloc de convertisseur étant configuré pour recevoir l'opération provenant du dispositif de mémoire et fournir des impulsions de sortie numériques représentatives de l'opération à une interface de sortie, l'interface de sortie étant configurée pour fournir les impulsions de sortie numériques à un convertisseur numérique-analogique pour commander le bit quantique afin d'effectuer l'opération.
An unhandled error has occurred. Reload 🗙