WO2023216086 - METHOD OF DRIVING SCAN CIRCUIT, SCAN CIRCUIT, AND DISPLAY APPARATUS
National phase entry:
Publication Number
WO/2023/216086
Publication Date
16.11.2023
International Application No.
PCT/CN2022/091837
International Filing Date
10.05.2022
Title **
[English]
METHOD OF DRIVING SCAN CIRCUIT, SCAN CIRCUIT, AND DISPLAY APPARATUS
[French]
PROCÉDÉ DE COMMANDE DE CIRCUIT DE BALAYAGE, CIRCUIT DE BALAYAGE ET APPAREIL D'AFFICHAGE
Applicants **
BOE TECHNOLOGY GROUP CO., LTD.
No. 10 Jiuxianqiao Rd., Chaoyang District
Beijing 100015, CN
CHENGDU BOE OPTOELECTRONICS TECHNOLOGY CO., LTD.
No. 1188 Hezuo Rd., (West Zone)
Hi-tech Development Zone
Chengdu, Sichuan 611731, CN
Inventors
HOU, Shuai
No. 9 Dize Rd., BDA
Beijing 100176, CN
CHEN, Shuai
No. 9 Dize Rd., BDA
Beijing 100176, CN
WANG, Bin
No. 9 Dize Rd., BDA
Beijing 100176, CN
Application details
| Total Number of Claims/PCT | * |
| Number of Independent Claims | * |
| Number of Priorities | * |
| Number of Multi-Dependent Claims | * |
| Number of Drawings | * |
| Pages for Publication | * |
| Number of Pages with Drawings | * |
| Pages of Specification | * |
| * | |
| * | |
International Searching Authority |
CNIPA
* |
| Applicant's Legal Status |
Legal Entity
* |
| * | |
| * | |
| * | |
| * | |
| Entry into National Phase under |
Chapter I
* |
| Translation |
|
Recalculate
* The data is based on automatic recognition. Please verify and amend if necessary.
** IP-Coster compiles data from publicly available sources. If this data includes your personal information, you can contact us to request its removal.
Quotation for National Phase entry
| Country | Stages | Total | |
|---|---|---|---|
| China | Filing | 1486 | |
| EPO | Filing, Examination | 10158 | |
| Japan | Filing | 591 | |
| South Korea | Filing | 482 | |
| USA | Filing, Examination | 3110 |

Total: 15827 USD
The term for entry into the National Phase has expired. This quotation is for informational purposes only
Abstract[English]
A method of driving a scan circuit includes providing N number of first clock signals time-sequentially to (k *N) number of stages of the scan circuit, respectively. The (k *N) number of stages includes M number of groups. A respective group of the M number of groups includes one or more stages of the scan circuit. A respective first clock signal of the N number of first clock signals includes a first level component and a second level component. With respect to N number of data enabling signals, a difference between a starting point of a first level component of an n-th first clock signal and a starting point of an n-th data enabling signal of the N number of data enabling signals is equal to tm1. Values of tm1 for first clock signals provided to different groups of the M number of groups are different.[French]
L'invention concerne un procédé de commande d'un circuit de balayage consistant à fournir un nombre N de premiers signaux d'horloge successivement dans le temps à un nombre (k * N) d'étages du circuit de balayage, respectivement. Le nombre (k * N) d'étages comprend un nombre M de groupes. Un groupe respectif du nombre M de groupes comprend un ou plusieurs étages du circuit de balayage. Un premier signal d'horloge respectif du nombre N de premiers signaux d'horloge comprend une première composante de niveau et une seconde composante de niveau. Par rapport à un nombre N de signaux d'activation de données, une différence entre un point de départ d'une première composante de niveau d'un n-ième premier signal d'horloge et un point de départ d'un n-ième signal d'activation de données du nombre N de signaux d'activation de données est égale à tm1. Des valeurs de tm1 pour des premiers signaux d'horloge fournis à différents groupes du nombre M de groupes sont différentes.